稿件标题: | 一种用于靶场多台站的时间同步电路设计 |
稿件作者: | 李卓1,开百胜2 |
栏目名称: | 武器装备理论与技术 |
关键词: | SOPC技术;Nios II;GPS授时;时间同步 |
文章摘要: | 在靶场组网测试中,测试终端和多个测试分站间的时间同步直接影响测试参数准确性,为提高时间同步精度,基于SOPC技术和GPS授时相结合设计了测试分站时间同步电路。通过GPS接收机输出1PPS脉冲信号作为测试站的时间基准信号,在FPGA中设计Nios II处理器及相应的逻辑模块,由Nios II处理器通过中断信号提取当前时刻的UTC时间信息,逻辑模块实现本地时钟与GPS-1PPS脉冲信号的时间差,最终得出精确的微秒级UTC时间。该电路具有精度高、功耗低、集成度高等特点,对实现测试系统集成优化设计,提高系统的可靠 |
引用本文格式: | 中文: 李卓,开百胜.一种用于靶场多台站的时间同步电路设计 [J].四川兵工学报,2014(2):55-58. 英文: LI Zhuo, KAI Bai sheng.Design for Multi target Station Time Synchronization Circuit [J].Journal of Sichuan Ordnance,2014(2):55-58. |
刊期名称: | 2014年02期 |
出版时间: | 2014年2月 |
上线时间: | 2014年2月28日 |
浏览次数: | 3098 |
下载次数: | 715 |
免费阅读PDF |