稿件标题: | 基于CPLD技术和VerilogHDL实现CCD驱动电路设计 |
稿件作者: | 刘新峰,李忠科,刘浩(03) |
栏目名称: | 自动化技术 |
关键词: | :CPLD;VerilogHDL;图像扫描;CCD;时序驱动电路 |
文章摘要: | 针对电荷耦合器件CCD在进行图像扫描时需要稳定的外部驱动电路支持才能工作,而以往设计的驱动电 路存在体积大、易受干扰等缺点,以TCD1703C为例,设计出一种基于复杂可编程逻辑器件(CPLD)的时序驱动电 路。本驱动电路各模块采用VerilogHDL语言编写,减少了驱动电路体积,同时具有较好的稳定性和保密性。 |
刊期名称: | 2010年06期 |
出版时间: | 2010年6月 |
上线时间: | 2010年6月28日 |
浏览次数: | 3330 |
下载次数: | 1409 |
免费阅读PDF |