稿件标题: |
一种基于 F P G A的 U A R TI P核设计 |
稿件作者: |
刘贤明,赵侃,谢恺 |
栏目名称: |
其他 |
关键词: |
F P G A ( 现场可编程逻辑门阵列) ; U A R T ( 通用异步收发器) ; I P ( 知识产权) 核; 状态机 |
文章摘要: |
针对大部分集成电路中的 U A R T ( 通用异步收发器) 芯片成本高、 电路复杂、 移植性较差等缺点, 提出了一种基于 F P G A的 U A R TI P核设计方法, 应用有限状态机设计了接收器、 发送器等模块, 并使用 V e r i l o g H D L硬件描述语言进行编程仿真试验。仿真结果表明: 该方法减小了系统体积, 降低了功耗, 提高了系统的稳定性和可靠性, 增加了系统的灵活性, 提高了可移植性。 |
稿件基金: |
中国博士后科学基金资助项目( 2 0 0 8 0 1 4 9 3 , 2 0 0 8 0 4 3 0 2 2 3 ) , 安徽省自然科学基金资助项目( 0 9 0 4 1 2 0 4 3 ) |
刊期名称: |
2011年03期 |
出版时间: |
2011年3月 |
上线时间: |
2011年3月28日 |
浏览次数: |
3517 |
下载次数: |
1354 |
免费阅读PDF
|